

發(fā)布時(shí)間:2023-05-25
阻抗控制是當(dāng)前許多數(shù)字系統(tǒng),元器件規(guī)范的一部分,如USB3.0,HDMI,PCI Eepress,DP,Serial ATA,XAUI等規(guī)范。業(yè)內(nèi)已經(jīng)普遍使用仿真工具設(shè)計(jì)高速電路,這樣仿真加快了設(shè)計(jì)周期,最大限度減少錯(cuò)誤數(shù)量,仿真之后,必須進(jìn)行工程驗(yàn)證來檢驗(yàn)仿真設(shè)計(jì),這其中包括阻抗測(cè)試。
什么是TDR?
TDR時(shí)域反射計(jì)的英文第一字母的縮寫,用來測(cè)量信號(hào)在通過某類傳輸環(huán)境傳導(dǎo)時(shí)引起的反射,如電路板走線,電纜,連接器,背板等。TDR是一種通用的時(shí)域測(cè)試技術(shù),廣泛應(yīng)用于PCB,電纜,連接器,背板,IC等測(cè)試領(lǐng)域。
利用MSO68B示波器儀器觀測(cè)階躍脈沖源輸入點(diǎn)上的傳輸線信號(hào),儀器上的波形以時(shí)間順序顯示入射和反射傳播信號(hào)總和。只要知道反射波的幅度和測(cè)量反射波的幅度,就可以計(jì)算阻抗的變化,同時(shí)只要測(cè)量由反射波到反射波再到達(dá)發(fā)射點(diǎn)的時(shí)間差就可以計(jì)算阻抗變化的位置。
TDR測(cè)試測(cè)量項(xiàng)目:
差分阻抗;
單端阻抗;
串?dāng)_測(cè)試;
信號(hào)傳輸時(shí)延delay;
時(shí)滯Skew;
上升時(shí)間;
寄生電感,寄生電容;
S參數(shù);
電纜,走線的長(zhǎng)度;
仿真眼圖
利用MSO68B示波器+TDR模塊測(cè)試單端阻抗和差分阻抗。
TDR總結(jié):
利用實(shí)時(shí)示波器配合TDR模塊實(shí)現(xiàn)了單端阻抗,差分阻抗測(cè)試,并和取樣示波器的TDR阻抗對(duì)比,結(jié)果幾乎一樣;
TDR為檢定單端和差分傳輸線路和網(wǎng)絡(luò)的阻抗提供了方便而又強(qiáng)大的工具;
實(shí)時(shí)示波器MSO68B+TDR模塊方便快速完成了TDR阻抗測(cè)量。
同時(shí),泰克的采樣示波器 DSA8300和IConnect®軟件為評(píng)估千兆位互連鏈路和設(shè)備性能提供了高效、簡(jiǎn)便易用、經(jīng)濟(jì)的解決方案,具有阻抗、S參數(shù)、眼圖預(yù)測(cè)、建模仿真等 信號(hào)完整性分析功能;滿足如Intel Romley平臺(tái)QPI、PCIE G3等高速傳輸線插入損耗等測(cè)試要求。